
Placa de desenvolvimento iCESugar FPGA Open Source RISC-V ICE40UP5k Icebreaker Fomu
You will be redirected to AliExpress to complete your purchase
Specifications
- Nome da marca
- SZPSDIC
- Origem
- CN (Origem)
- Produto Químico de Alta Preocupação
- Nenhum
- Condição
- novo
- Tipo
- Módulo
- Potência de dissipação
- standard
- Quantidade
- 1
- Aplicação
- Chip debug download
- Pacote
- SMD
- Model
- FPGA development board
Product Description
Introdução
iCESugar é uma placa de desenvolvimento FPGA de código aberto baseada em Lattice iCE40UP5k projetada e fabricada pela Zhaoheng Technology.Embora seja pequeno e requintado, ele contém ricos recursos periféricos a bordo, incluindo LED RGB, Switch, TYPE-C-USB, Micro-USB.A maior parte das IO são conduzidas por conector PMOD padrão e podem ser conectadas a outros dispositivos PMOD.Além disso, possui um depurador integrado chamado iCELink que é baseado no ARM Mbed DAPLink.Você pode simplesmente arrastar o fluxo de bits do FPGA para o disco virtual para programar com grande comodidade, já que o iCELink suporta programação arrastar e soltar, porta serial USB CDC e JTAG.
Recursos
● Chip principal iCE40UP5k, 5280 LUT/128 KB SPRAM/PLL/ SPI/I2C/DSP/PWM
● Depurador iCELink integrado, compatível com programação arrastar e soltar, porta serial USB CDC e JTAG
● Retire todos os IO com conector PMOD padrão e possa conectar-se a outros dispositivos PMOD
● Use totalmente uma cadeia de ferramentas de código aberto para desenvolver
● SPI-Flash de 8 MB integrado e suporte para SPI e QPI DUAL/QUAD
Diagrama
Especificação
Documentação
//github.com/wuxx/icesugar
● RTL toolchain
//www.clifford.at/icestorm/
● Firmware paraolchain
//xpack.github.io/riscv-none-embed-gcc/install/ //www.sifive.com/software
● Exemplos
//github.com/damdoy/ice40_ultraplus_examples
//github.com/icebreaker-fpga/icebreaker-examples
● EspinalHDL
//spinalhdl.github.io/SpinalDoc-RTD/SpinalHDL/Getting%20Started/index.html
Lista de envio
● Placa de desenvolvimento iCESugar * 1
● Cabo TPYE-C * 1
Pros & Cons
Pros
- Open source com iCE40UP5k, periféricos ricos (LED, switches).
- Pequena e requintada para desenvolvimento FPGA.
- Suporte a RISC-V e debug.
- Nova condição, pacote SMD.
Cons
- Potência standard, não para alta dissipação.
- Requer conhecimento em FPGA para uso.
- Quantidade 1, não para produção em massa.
- Sem customização listada além do modelo.
Common Questions
Qual o material da placa iCESugar FPGA?
Componentes SMD padrão, placa de desenvolvimento robusta.
Qual o tamanho da placa de desenvolvimento RISC-V?
Compacta com periféricos ricos: LED RGB, switches, etc.
Compatível com quais projetos FPGA?
Baseada em Lattice iCE40UP5k, open source para ICE40UP5k, Icebreaker, Fomu.
Como usar a placa iCESugar para debug?
Para chip debug, download, aplicações FPGA open source.
Qual o tempo de envio da SZPSDIC?
Origem CN, 7-20 dias padrão.
Product information last updated on March 30, 2026
